万本电子书0元读

万本电子书0元读

顶部广告

Cadence Allegro 17.4 高速PCB设计实战攻略电子书

实战导向:结合大量实例与示意图,步步详解PCB设计全流程。双视角编写:高校教师 一线工程师联合打造,兼顾教学系统性与工程实用性。覆盖面广:从原理图绘制、封装设计到高速信号布局、规则设置,*覆盖核心技能。

售       价:¥

纸质售价:¥49.00购买纸书

4人正在读 | 0人评论 6.6

作       者:林超文 等

出  版  社:电子工业出版社

出版时间:2025-09-01

字       数:12.6万

所属分类: 科技 > 工业技术 > 航空/电子

温馨提示:数字商品不支持退换货,不提供源文件,不支持导出打印

为你推荐

  • 读书简介
  • 目录
  • 累计评论(条)
  • 读书简介
  • 目录
  • 累计评论(条)
本书依据Cadence PCB 17.4版本编写,简明介绍了利用Cadence PCB 17.4实现原理图与PCB设计的方法和技巧。本书结合设计实例,配合大量的示意图,以实用易懂的方式介绍Allegro17.4印制电路板设计流程和电路综合设计的方法。本书注重实践和应用技巧的分享。全书共16章,主要内容包括:Allegro 17.4的新功能、ORCAD原理图设计、PCB封装焊盘的设计、PCB设计环境及快捷键、PCB Layout前置作业介绍、PCB布局设计、设计规则的设置、布线设计、DRC检查、工程文件?出、Allegro17.4高级设计技巧、RK3566主板、RK3568主板、RK3588主板。
目录展开

内容简介

前言

第1章 Allegro 17.4新增功能介绍

1.1 用户界面与操作体验提升

1.2 多屏幕与显示优化

1.3 设计流程与兼容性增强

1.4 可视化与设计效率提升

第2章 Allegro 17.4软件安装

2.1 安装License Manager

2.2 安装Allegro和OrCAD

2.3 安装补丁

第3章 OrCAD原理图设计

3.1 创建工程

3.2 元件库管理

3.2.1 添加元件库

3.2.2 元件库及单个元件的创建

3.2.3 分裂元器件的创建及使用

3.2.4 创建Homogeneous类型元器件

3.2.5 创建Heterogeneous类型元器件

3.2.6 使用分裂元器件

3.2.7 使用电子数据表创建元器件

3.2.8 修改元器件

3.3 原理图编辑

3.3.1 放置普通元器件

3.3.2 放置电源和地

3.3.3 元器件的基本操作

3.3.4 创建电气连接

3.3.5 在同一个页面创建电气互联

3.3.6 在不同页面之间创建电气互联

3.3.7 使用总线创建连接

3.4 原理图绘制的其他操作

3.5 原理图的后处理

3.5.1 原理图初步检查

3.5.2 设计规则检查

3.6 原理图的添加和修改

3.6.1 批量替换

3.6.2 批量更新

3.6.3 元器件编号

3.7 添加封装属性

3.8 原理图输出

3.9 层设计电路

3.9.1 拼接式电路

3.9.2 分层式电路

第4章 PCB焊盘封装的设计

4.1 焊盘编辑界面

4.2 焊盘的种类

4.3 贴片封装焊盘的建立

4.4 插件封装焊盘的建立

4.5 Flash焊盘的建立

4.6 特殊形状焊盘封装的建立

4.7 过孔封装的建立

第5章 元器件封装的建立

5.1 PCB封装的组成

5.2 元器件的分类

5.3 向导建立封装

5.4 手动建立封装

5.5 PCB文件产生PCB封装库

第6章 PCB用户界面介绍及快捷键设置

6.1 PCB设计交互界面

6.2 控制栏

6.3 常用系统快捷键

6.4 快捷键的自定义

6.5 录制及调用Script文件

6.5.1 录制Script文件

6.5.2 调用Script文件

6.6 颜色设置

第7章 PCB的前期处理

7.1 网表的生成

7.1.1 第一方网表的生成

7.1.2 第三方网表的生成

7.2 网表的导入

7.2.1 第一方网表的导入

7.2.2 第三方网表的导入

7.3 建立PCB工作文件—精灵引导模式(Board Wizard)

7.4 建立PCB工作文件—普通模式

7.5 板框(Outline)的建立

第8章 PCB流程设计—布局

8.1 布局基本原则

8.2 限制布局区域设置

8.2.1 禁止布局区

8.2.2 布局高度限制区

8.3 放置零件

8.4 原理图与PCB交互

8.5 相同模组的布局

8.6 布局常用指令详解

8.7 导出DXF、3D文件

第9章 PCB流程设计—设计规则

9.1 Constraint Manager界面介绍

9.2 类的建立

9.2.1 Net Class的建立

9.2.2 Net Group的建立

9.2.3 差分信号的建立

9.2.4 Pin Pair的建立

9.2.5 XNet的设置

9.3 常用规则的设置

9.3.1 线宽及过孔的规则设置

9.3.2 Spacing间距的设定

9.3.3 相同网络间距的规则设置

9.3.4 特殊区域线宽、间距的规则设置

9.3.5 差分线的规则以及动态和静态等长设置

9.3.6 设置绝对传输延时

9.3.7 设置相对传输延时

9.3.8 芯片封装长度导入

9.3.9 规则的导入和导出

第10章 PCB流程设计—布线

10.1 控制鼠线的显示

10.2 层面及元素的颜色管理

10.3 限制布线及打孔区域的设置

10.4 自动布线

10.5 手动布线及常用指令

10.6 铜箔

第11章 PCB流程设计—DRC检查

11.1 DRC显示及查询

11.2 规则检查

11.3 数据库检查

11.4 更新DRC

11.5 PCB状态检查

第12章 PCB流程设计—资料整理与工程文件输出

12.1 零件序号重新命名(Rename)

12.2 丝印和极性点的调整

12.3 PDF文件的输出

12.4 Gerber底片输出

12.5 钻孔文件输出

12.6 IPC网表输出

12.7 零件坐标文件输出

12.8 输出的生产文件打包

第13章 Allegro 17.4高级设计技巧

13.1 批量截断走线

13.2 导入中文字符和图片

13.3 快速改变走线的线宽

13.4 渐变式走线

13.5 过孔网络修改

13.6 Constraint Manager增加过孔的长度

13.7 在铜箔及走线上显示网络名称

13.8 一键开启常用层面

13.9 Allegro各扩展名的含义

13.10 Allegro属性说明

13.11 通过Funckey设置多阶快捷指令

13.12 团队协作功能

13.13 将PADS导入Allegro

13.14 Skill文件的加载

13.15 3D PCB模型的设计和检查

13.15.1 设置器件高度

13.15.2 制定STEP模型

13.16 Advanced Mirror

13.17 LabelTune

13.18 Shield Generator

13.19 Allegro自动包地并打孔

13.20 Real-Time Route Analysis

13.21 Find by Query

13.22 定制显示面板

13.23 板层选择模式

13.24 Coil Designer

第14章 RK3566主板PCB设计实例

14.1 PCB叠层设计

14.2 RK3566扇出设计

14.3 高速信号PCB设计要求

14.4 DDR4 PCB设计要求

附赠内容

累计评论(条) 个书友正在讨论这本书 发表评论

发表评论

发表评论,分享你的想法吧!

买过这本书的人还买过

读了这本书的人还在读

回顶部